您现在的位置: 精品资料网 >> 行业分类 >> PCB SMT PLD资料 >> PCB印制电路板 >> 资料信息

PCB几种测试与设计规程讲解(doc 6)

所属分类:
PCB印制电路板
文件大小:
29 KB
下载地址:
相关资料:
pcb,测试,设计规程
PCB几种测试与设计规程讲解(doc 6)内容简介

1、 什么是可测试性
2、为什么要发展测试友好技术
3、文件资料怎样影响可测试性
4、良好的可测试性的机械接触条件
5、最佳可测试性的电气前提条件
6、改进可测试性
7、关于快闪存储器和其它可编程元件
8、对于边界扫描(JTAG)应注意什么


随着微型化程度不断提高,元件和布线技术也取得巨大发展,例如 BGA外壳封装的高集成度的微型IC,以及导体之间的绝缘间距缩小到0.5mm,这些仅是其中的两个例子。电子元件的布线设计方式,对以后制作流程中的测试能否很好进行,影响越来越大。下面介绍几种重要规则及实用提示。
    通过遵守一定的规程(DFT-Design for Testability,可测试的设计),可以大大减少生产测试的准备和实施费用。这些规程已经过多年发展,当然,若采用新的生产技术和元件技术,它们也要相应的扩展和适应。随着电子产品结构尺寸越来越小,目前出现了两个特别引人注目的问题:一是可接触的电路节点越来越少;二是像在线测试(In-Circuit-Test)这些方法的应用受到限制。为了解决这些问题,可以在电路布局上采取相应的措施,采用新的测试方法和采用创新性适配器解决方案。第二个问题的解决还涉及到使原来作为独立工序使用的测试系统承担附加任务。这些任务包括通过测试系统对存储器组件进行编程或者实行集成化的元器件自测试(Built-in Self Test,BIST,内建的自测试)。将这些步骤转移到测试系统中去,总起来看,还是创造了更多的附加价值。为了顺利地实施这些措施,在产品科研开发阶段,就必须有相应的考虑。


..............................