您现在的位置: 精品资料网 >> 行业分类 >> PCB SMT PLD资料 >> PCB印制电路板 >> 资料信息

PCB印制电路板的设计(doc 9页)

所属分类:
PCB印制电路板
文件大小:
63 KB
下载地址:
相关资料:
pcb印制,印制电路板,设计
PCB印制电路板的设计(doc 9页)内容简介

PCB印制电路板的设计目录:
一、地线设计
二、电磁兼容性设计
三、去耦电容配置
四、印制电路板的尺寸与器件的布置
五、热设计
六、产品骚扰的抑制方案
七、产品内部的电磁兼容性设计
八、如何提高电子产品的抗干扰能力和电磁兼容性


PCB印制电路板的设计内容简介:
目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印制电路板的时候,应注意采用正确的方法。
在电子设备中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合起来使用,可解决大部分干扰问题。电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等。
低频电路中,信号的工作频率小于1MHz,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地。当信号工作频率大于10MHz时,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近多点接地。当工作频率在1~10MHz时,如果采用一点接地,其地线长度不应超过波长的1/20,否则应采用多点接地法。
设计只由数字电路组成的印制电路板的地线系统时,将接地线做成闭环路可以明显的提高抗噪声能力。其原因在于:印制电路板上有很多集成电路元件,尤其遇有耗电多的元件时,因受接地线粗细的限制,会在地结上产生较大的电位差,引起抗噪声能力下降,若将接地结构成环路,则会缩小电位差值,提高电子设备的抗噪声能力。


..............................